摘要:PCIe 7.0的正式规范刚刚宣布了1个多月,PCI-SIG联盟就正式宣布了PCI Express 8.0规范的开发,这一新版本将数据传输速率翻倍至每通道256 GT/s。除了额外的带宽外,PCIe 8.0还将引入协议增强功能,以提高实际带宽并降低功耗。
PCIe 7.0的正式规范刚刚宣布了1个多月,PCI-SIG联盟就正式宣布了PCI Express 8.0规范的开发,这一新版本将数据传输速率翻倍至每通道256 GT/s。除了额外的带宽外,PCIe 8.0还将引入协议增强功能,以提高实际带宽并降低功耗。
即将到来的PCIe 8.0规范将把PCIe 7.0的原始比特率翻倍至256.0 GT/s,能够在x16配置下实现高达1TB/s的双向带宽。该规范将继续依赖PAM4信号、前向纠错(FEC)以及Flit模式编码,这些技术曾被用于PCIe 6.0和PCIe 7.0。然而,实现每通道256 GT/s的数据传输速率可能是一项极其艰巨的任务。工程师们将进入未知领域,因为目前没有任何铜互连标准能够实现这样的数据传输速率,尤其是在数十厘米的距离上。
为了确保PCIe 8.0互连的可靠性、可用的信噪比、一致的性能、可接受的信号损耗、信号完整性和电源效率,PCI-SIG目前正在审查一种新的互连技术,同时保持与前代PCIe实现方案的向后兼容性。该规范还将引入协议增强功能以优化带宽使用,并提出提高电源效率的方法。
PCI-SIG的发布并未明确说明所有PCIe 8.0的实现是否会继续依赖铜互连,尽管向后兼容性暗示了继续使用铜互连的计划。在铜互连上达到256 GT/s时,设计人员面临极端的信号完整性挑战、长度限制,以及对材料、均衡、重定时器或替代传输方法的严重依赖。
这些挑战正在推动整个行业向光互连和先进封装技术(例如共封装光学或带有短距离链路的小芯片)发展,以满足未来高速系统的需求。这些需求正是PCI-SIG为PCIe 6.4 和7.0发布光感知重定时器规范的原因,而这些规范很可能会扩展到PCIe 8.0。
“继今年发布PCIe 7.0规范之后,PCI-SIG很高兴地宣布,PCIe 8.0规范将把数据速率翻倍至256 GT/s,延续了我们每三年将带宽翻倍以支持下一代应用的传统。”PCI-SIG主席兼主席Al Yanes表示,“随着人工智能等应用中所需的数据吞吐量不断增加,对高性能的需求依然强劲。PCIe技术将继续提供一种具有成本效益、高带宽和低延迟的I/O互连,以满足行业需求。”
与近年来的PCIe各代发布情况一样,PCI-SIG将其下一代互连技术主要定位在高端、带宽密集型应用,例如人工智能服务器和数据中心、高性能计算(HPC)工作负载、超大规模云服务提供商以及汽车、航空航天和军事解决方案。尽管客户端PC最终可能会采用PCIe 8.0,但此类应用的时间表最早可能要延续到2030年代。
来源:CHIP奇谱